МИКРОСХЕМЫ И ИХ ПРИМЕНЕНИЕ


ЛОГИЧЕСКИЕ ФУНКЦИОНАЛЬНЫЕ УЗЛЫ - часть 6


Схема для я=5 при использовании быстродействующих элементов серии К137 — полусумматоров (К137ИЛЗ) и элемента ИЛИ — НЕ/ИЛИ (К137ЛК18) приведена на рис. 4.31. При А — В, F=1. В полусумма­торах здесь использованы только выходы суммы, т. е. они примене­ны в качестве сумматоров по модулю 2.

В некоторых устройствах, предназначенных для обработки циф­ровой информации, находит применение узел сравнения чисел с оп­ределением знака неравенства, т. е. А>В или A<B. Устройство в этом случае получается более сложным. Число входов его равно 2и, а число выходов 3: FА>B, FA=B, FА>В.

Устройство сравнения выполняют и в виде отдельных микро­схем. Так, например, микросхема К564ИП2 позволяет сравнивать два четырехразрядных числа с определением знака неравенства. Условное обозначение такой микросхемы приведено на рис. 4.32.

                                                                        

Рис. 4.32. Цифровой компаратор К564ИП2           Рис. 4.33. Мульти­плексор

 

Устройство сравнения обладает свойством наращиваемости. Для сравнения, например, восьмиразрядных чисел можно применить две четырехразрядных схемы. Для этой цели в микросхеме К564ИП2 предусмотрены три дополнительных входа: А>В, A=В, A<B, к ко­торым подводятся соответствующие выходы микросхемы, выполняю­щей сравнение младших разрядов.

Мультиплексором называется управляемый кодом коммутатор нескольких входов на один выход. Мультиплексор имеет две группы входов. К первой труппе входов подводят каналы, по которым пе­редается информация. На входы второй группы (управляющие) одновременно подают кодовую комбинацию, в соответствии с кото­рой тот или иной информационный вход подключается к выходу.

 

Таблица 4.9

x1

х2

X3

F

x1

x2

x3

F

0

0

0

f0

1

0

0

f4

0

0

1

f1

1

0

1

f5

0

1

0

f2

1

1

0

f6

0

1

1

f3

1

1

1

f7

Мультиплексор представляет собой дешифратор с объединен­ными выходами.


- Начало -  - Назад -  - Вперед -